| ア | イ | ウ | エ | オ |
| カ | キ | ク | ケ | コ |
| サ | シ | ス | セ | ソ |
| タ | チ | ツ | テ | ト |
| ナ | ニ | ヌ | ネ | ノ |
| ハ | ヒ | フ | ヘ | ホ |
| マ | ミ | ム | メ | モ |
| ヤ | ユ | ヨ | ||
| ラ | リ | ル | レ | ロ |
| ワ | ヰ | ヴ | ヱ | ヲ |
| ン |
| A | B | C | D | E |
| F | G | H | I | J |
| K | L | M | N | O |
| P | Q | R | S | T |
| U | V | W | X | Y |
| Z | 数字 | 記号 | ||
Intel製IA-32(x86)プロセッサーのうち、Pentium Dの第二世代プロセッサーコアの開発コードネーム。
Pentium 4の第五世代プロセッサーコアCedarMillを、マルチチップモジュール(MCM)パッケージにしたもの。
先代コアSmithfieldは1ダイ2コアだったが、Preslerは2ダイ2コアである。
当初は仮想化機能(VT)が標準搭載だったが、後にこの機能を削った廉価版も投入された。
| 項目 | 特徴 |
|---|---|
| マイクロアーキテクチャー | NetBurstマイクロアーキテクチャー |
| コアのクロック周波数 | 2.66/2.80/3.00/3.20GHz |
| FSBクロック | 533/800MHz |
| 最大バス帯域幅 | |
| 1次命令キャッシュ | 実行トレースキャッシュとしてコアに統合 |
| 1次データキャッシュ | 16Kiバイト×2、コアに統合 |
| 2次キャッシュ | 2Miバイト×2、コアに統合 |
| 製造プロセスルール | 65nm |
| ダイサイズ | |
| 集積トランジスタ数 | |
| 動作電圧 |
主な対応機能に、次のようなものがある。
次の機能には、対応していない。
前のB-1ステッピングと比較し、次のような仕様の変更がある。
後継コアは、Core 2 DuoのConroe(コンロー)である。
語源は地名とされるが、どこかは定かではない。
コメントなどを投稿するフォームは、日本語対応時のみ表示されます